发 帖  
[问答] FPGA的IO口串联电阻是什么作用?
470 FPGA
分享
在FPGA电路龙8国际下载的时候,常常会看见IO口,串联一个电阻,然后接入FPGA内部,这个电阻的作用是什么?如果IO口输入一个瞬时高压,10V左右这个电阻能起到保护作用吗?以前遇到过没有电阻的时候瞬间就把FPGA打坏了
0
2018-10-10 17:30:33   评论 邀请回答 举报
4个回答
一般情况下是上拉或者下拉电阻,用以限制电流。有时也做阻抗变换之用
最佳答案
2018-10-10 17:30:34 3 评论 举报
3 条评论
  • 2018-10-11 09:27 如果IO口输入一个10V左右瞬时高压,这个电阻能起到保护作用吗?
    xiaxingxing 回复 fengyongyou: 2018-10-11 13:18 你串联的电阻多大,一般几十欧姆的都是阻抗匹配。另外,IO口内部都有反向二极管钳位,用于过压保护。限流的话,几十欧的电阻有点小,所以要看你串联多大的电阻。
    王栋春 回复 xiaxingxing: 2018-10-11 20:35 说的非常到位 一般都是带有钳位二极管的  这在实际电路当中就是约定俗成的
2018-10-10 17:53:40 1 评论 举报
1 条评论
上拉下拉电阻一般控制电流,防止损坏芯片。而且串联的电阻也经常用作阻抗匹配。
2018-10-10 17:53:47 评论 举报
是可以起到保护限流作用的,另外还可以起到rc的作用减缓Tr时间,对EMC之类的也有好处
2018-10-10 18:09:23 评论 举报

撰写答案

你正在撰写答案 如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
高级模式
您需要登录后才可以回帖 登录 | 注册
提问题
关闭

站长推荐 上一条 /7 下一条

快速回复 返回顶部 返回列表